Obwód podtrzymujący MOSFET, który zawiera rezystory R1-R6, kondensatory elektrolityczne C1-C3, kondensator C4, triodę PNP VD1, diody D1-D2, przekaźnik pośredni K1, komparator napięcia, zintegrowany układ scalony o podwójnej podstawie czasu NE556 i MOSFET Q1, z pinem nr 6 układu scalonego o podwójnej podstawie czasu NE556 służącym jako wejście sygnału, a jeden koniec rezystora R1 podłączonym jednocześnie do Pin 6 układu scalonego o podwójnej podstawie czasu NE556 służy jako wejście sygnału, jeden koniec rezystora R1 jest podłączony do styku 14 zintegrowanego układu scalonego o podwójnej podstawie NE556, jeden koniec rezystora R2, jeden koniec rezystora R4, emiter tranzystora PNP VD1, dren MOSFET Q1 i prąd stały zasilanie, a drugi koniec rezystora R1 jest podłączony do styku 1 zintegrowanego układu scalonego z podwójną podstawą czasową NE556, styku 2 zintegrowanego układu scalonego z podwójną podstawą NE556, dodatniej pojemności elektrolitycznej kondensatora C1 i przekaźnika pośredniego. K1 styk normalnie zamknięty K1-1, drugi koniec przekaźnika pośredniego K1 styk normalnie zamknięty K1-1, biegun ujemny kondensatora elektrolitycznego C1 i jeden koniec kondensatora C3 są podłączone do masy zasilania, drugi koniec kondensatora C3 jest podłączony do styku 3 zintegrowanego układu scalonego o podwójnej podstawie czasu NE556, styk 4 zintegrowanego układu scalonego o podwójnej podstawie czasu NE556 jest podłączony do dodatniego bieguna kondensatora elektrolitycznego C2 i jednocześnie do drugiego końca rezystora R2, a Biegun ujemny kondensatora elektrolitycznego C2 jest podłączony do masy zasilania, a biegun ujemny kondensatora elektrolitycznego C2 jest podłączony do masy zasilania. Biegun ujemny C2 jest podłączony do masy zasilania, pin 5 zintegrowanego układu scalonego NE556 z podwójną podstawą czasu jest podłączony do jednego końca rezystora R3, drugi koniec rezystora R3 jest podłączony do wejścia fazy dodatniej komparatora napięcia , wejście fazy ujemnej komparatora napięcia jest podłączone do bieguna dodatniego diody D1 i jednocześnie do drugiego końca rezystora R4, biegun ujemny diody D1 jest podłączony do masy zasilania, a wyjście komparator napięcia jest podłączony do końca rezystora R5, drugi koniec rezystora R5 jest podłączony do tripleksu PNP. Wyjście komparatora napięcia jest podłączone do jednego końca rezystora R5, drugi koniec rezystora R5 jest podłączony do podstawy tranzystora PNP VD1, kolektor tranzystora PNP VD1 jest podłączony do bieguna dodatniego diody D2, biegun ujemny diody D2 jest podłączony do końca rezystora R6, końca kondensatora C4 i jednocześnie bramki MOSFET, drugi koniec rezystora R6, drugi koniec kondensator C4 i drugi koniec przekaźnika pośredniego K1 są podłączone do masy zasilania, a drugi koniec przekaźnika pośredniego K1 jest podłączony do źródła źródła prąduMOSFET.
Obwód podtrzymujący MOSFET, gdy A zapewnia niski sygnał wyzwalający, w tym czasie zestaw zintegrowanego układu scalonego o podwójnej podstawie czasu NE556, zintegrowanego układu scalonego o podwójnej podstawie czasu NE556, pin 5 ma wysoki poziom wyjściowy, wysoki poziom na wejściu fazy dodatniej komparatora napięcia, ujemny wejście fazowe komparatora napięcia przez rezystor R4 i diodę D1 w celu zapewnienia napięcia odniesienia, w tym momencie wysoki poziom wyjściowy komparatora napięcia, wysoki poziom, aby trioda VD1 przewodziła, prąd płynący z kolektora triody VD1 ładuje kondensator C4 przez diodę D2 i jednocześnie MOSFET Q1 przewodzi, w tym czasie cewka przekaźnika pośredniego K1 jest pochłaniana, a przekaźnik pośredni K1 normalnie zwarty styk K 1-1 zostaje odłączony, a po pośrednim przekaźnik K1 normalnie zamknięty styk K 1-1 jest odłączony, zasilanie prądem stałym do 1 i 2 stóp zintegrowanego układu scalonego z podwójną podstawą czasową NE556 zapewnia napięcie zasilania do momentu, aż napięcie na pinach 1 i pinach 2 podwójnego-podstawy Zintegrowany chip NE556 z podstawą czasu jest ładowany do 2/3 napięcia zasilania, zintegrowany chip z podwójną podstawą czasu NE556 jest automatycznie resetowany, a pin 5 zintegrowanego chipa z podwójną podstawą czasu NE556 jest automatycznie przywracany do niskiego poziomu, a kolejne obwody nie pracują, natomiast w tym czasie kondensator C4 jest rozładowywany, aby podtrzymać przewodnictwo MOSFET Q1 aż do zakończenia rozładowania pojemności C4 i zwolnienia cewki przekaźnika pośredniego K1, styk normalnie zwarty przekaźnika pośredniego K1 K 11 zwarty, w tym momencie czas przez zamknięty przekaźnik pośredni K1 normalnie zamknięty styk K 1-1 będzie zintegrowanym chipem z podwójną podstawą czasu NE556 1 stopę i 2 stopy zwolnienia napięcia, następnym razem zintegrowany układ scalony z podwójną podstawą czasu NE556 pin 6, aby zapewnić niski sygnał wyzwalający, aby przygotować zintegrowany układ scalony z podwójną podstawą czasu NE556.
Struktura obwodu tej aplikacji jest prosta i nowatorska, gdy zintegrowany układ scalony NE556 z podwójną podstawą czasu ładuje się do 2/3 napięcia zasilania, zintegrowany układ scalony NE556 z podwójną podstawą czasu może zostać automatycznie zresetowany, zintegrowany układ z podwójną podstawą czasu Pin 5 NE556 automatycznie powraca do niskiego poziomu, dzięki czemu kolejne obwody nie działają, aby automatycznie zatrzymać ładowanie kondensatora C4, a po zatrzymaniu ładowania kondensatora C4 utrzymywanego przez przewodzący MOSFET Q1, aplikacja ta może stale utrzymywaćMOSFETQ1 przewodzi przez 3 sekundy.
Zawiera rezystory R1-R6, kondensatory elektrolityczne C1-C3, kondensator C4, tranzystor PNP VD1, diody D1-D2, przekaźnik pośredni K1, komparator napięcia, zintegrowany układ scalony z podwójną podstawą czasu NE556 i MOSFET Q1, pin 6 zintegrowanej podwójnej podstawy czasu układ NE556 służy jako wejście sygnału, a jeden koniec rezystora R1 jest podłączony do styku 14 zintegrowanego układu scalonego z podwójną podstawą czasu NE556, rezystor R2, styk 14 zintegrowanego układu scalonego z podwójną podstawą czasu NE556 i styk 14 układu podwójnej podstawy czasu podstawowy zintegrowany układ scalony NE556, a rezystor R2 jest podłączony do styku 14 zintegrowanego układu scalonego z podwójną podstawą czasu NE556. pin 14 zintegrowanego układu scalonego z podwójną podstawą czasową NE556, jeden koniec rezystora R2, jeden koniec rezystora R4, tranzystor PNP
Jaka zasada działania?
Gdy A zapewnia niski sygnał wyzwalający, wówczas zintegrowany układ scalony z podwójną podstawą czasową NE556, zintegrowany układ scalony z podwójną podstawą czasową NE556, pin 5, generuje wysoki poziom wyjściowy, wysoki poziom na wejściu fazy dodatniej komparatora napięcia, wejście fazy ujemnej komparator napięcia przez rezystor R4 i diodę D1 w celu zapewnienia napięcia odniesienia, tym razem wysoki poziom wyjściowy komparatora napięcia, wysoki poziom przewodzenia tranzystora VD1, prąd płynie z kolektora tranzystora VD1 przez diodę D2 do kondensator C4 ładuje, w tym czasie ssanie cewki przekaźnika pośredniego K1, ssanie cewki przekaźnika pośredniego K1. Prąd płynący z kolektora tranzystora VD1 ładowany jest do kondensatora C4 poprzez diodę D2 i jednocześnieMOSFETQ1 przewodzi, w tym czasie cewka przekaźnika pośredniego K1 jest zasysana, a przekaźnik pośredni K1 styk normalnie zwarty K 1-1 jest odłączany, a po odłączeniu przekaźnika pośredniego K1 styk normalnie zwarty K 1-1, zasilanie napięcie zasilania dostarczane przez źródło prądu stałego do 1 i 2 stóp zintegrowanego układu scalonego NE556 z podwójną podstawą czasu jest przechowywane do momentu, gdy napięcie na stykach 1 i 2 zintegrowanego układu scalonego NE556 z podwójną podstawą czasu zostanie naładowane do 2/3 napięcie zasilania, zintegrowany układ podwójnej podstawy NE556 zostaje automatycznie zresetowany, a pin 5 zintegrowanego układu podwójnej podstawy NE556 zostaje automatycznie przywrócony do niskiego poziomu, a kolejne obwody nie działają i w tym momencie kondensator C4 jest rozładowywany, aby utrzymać przewodnictwo MOSFET Q1 aż do końca rozładowania kondensatora C4, a cewka przekaźnika pośredniego K1 zostaje zwolniona, a styk normalnie zamknięty K 1-1 przekaźnika pośredniego K1 zostaje odłączony. Przekaźnik K1 normalnie zamknięty styk K 1-1 zamknięty, tym razem przez zamknięty przekaźnik pośredni K1 normalnie zamknięty styk K 1-1 będzie zintegrowanym chipem z podwójną bazą NE556 1 stopa i 2 stopy na wyzwalaczu napięcia, do następnego razu Zintegrowany układ scalony z podwójną podstawą NE556, pin 6, zapewniający sygnał wyzwalający do ustawienia niskiego poziomu, aby przygotować się do zestawu zintegrowanego układu scalonego z podwójną podstawą NE556.
Czas publikacji: 19 kwietnia 2024 r